разработка электрической схемы Арифметика логического устройства MIPS процессора.теория схема фрагменты схемы

Заказать уникальную курсовую работу
Тип работы: Курсовая работа
Предмет: Схемотехника и моделирование
  • 2222 страницы
  • 4 + 4 источника
  • Добавлена 25.11.2015
800 руб.
  • Содержание
  • Часть работы
  • Список литературы
  • Вопросы/Ответы
Введение 3
1. Теоретическая часть работы 4
1.1 Описание работы микропроцессора 4
1.2 Анализ устройств подобного типа 9
2. Проектно-конструкторская часть работы 15
2.1 Составление таблицы истинности проектируемой ИМС 15
Номер строки 17
2.2 Минимизация логических функций, описывающих работу ИМС с помощью карт Карно 19
2.3 Разработка схемы электрической принципиальной 21
Заключение 22
Список использованных источников 23

Фрагмент для ознакомления

Счетчик тактов сбрасывается (устанавливается в состояние Т1) по окончании цикла очередной команды. Цикл команды может потребовать разного количества тактов. На каждом такте вырабатывается своя микрокоманда, состоящая из нескольких сигналов управления. Дополнительным фактором, влияющим на выработку сигналов управления, являются флаги.В данных устройствах инвертирование числа производится блоком логических инверторов, а прибавление единицы производится подачей питания на вход переноса сумматора PI. Если же потребуется в процессе вычислений изменять арифметическую операцию, то в схему вычислительного устройства можно ввести коммутатор (мультиплексор). Такая схема арифметического устройства приведена на рисунке8. Рисунок 8 - Структурная схема арифметического устройства. В приведённой на рисунке8 схеме используются четырёхвходовыемультиплексоры, для управления каждым из которых достаточно двух бит. То есть, для управления всемАЛУ достаточно четырёх проводов управления. Построим таблицу операций, которые будет выполнять арифметико-логическое устройство. На результат операции будет влиять вход переноса сумматора PI, поэтому этот вход тоже включим в состав кода, управляющего схемой АЛУ. Операции, которые выполняются арифметической схемой в зависимости от поданного на управляющие линии кода, приведены в таблице 1. Таблица 1. Коды математических операций арифметического устройства Если на все управляющие входы подать низкий потенциал (код 0000), то к входу сумматора будут подключены коды A и B без инверсии. В этом случае будет производиться операция суммирования: первые две строки таблицы выполняемых операций. Операция вычитания представлена второй, третьей, восьмой и девятой строкой. В этом случае один из операндов поступает на вход сумматора через блок инверторов. Ещё одной часто используемой операцией является увеличение числа на единицу или уменьшение числа на единицу. Эти операции позволяют легко организовывать циклы в программе и переходить от предыдущего операнда к следующему: строки четыре, семь, шестнадцать и двадцать пять. Кроме того, схема арифметического устройства может просто передавать на выход любой из входных кодов без изменения, что позволяет осуществлять копирование данных (суммирование с константой ноль) через это устройство без дополнительных схем коммутации. Таблица истинности приведена в таблице 2.Таблица 2 – Коды истинностиXiYiCiSiC(i+1)000000100110201010301101410010510101611001711111xi,yi - одноименные двоичные разряды чисел X и Y, ci - перенос из предыдущего разряда, si - частичная сумма по модулю два и c(i+1) - перенос в следующий разряд. Значения c(i+1) совпадают со значениями функции мажоритарности, поэтому воспользуемся готовым решением:2.2 Минимизация логических функций, описывающих работу ИМС с помощью карт КарноКарта приведена на рисунке 2.Рисунок 2 – Карта КарноТаблица Карно для si приведена на рис.1 справа. Из таблицы находим: Выражение в последней скобке необходимо преобразовать, используя соотношение двойственности.где F6=x1 (+) x0 - исключающее ИЛИ, F9= ~(x1 (+) x0) исключающее - ИЛИ-НЕС учетом последнего выражения2.3 Разработка схемы электрической принципиальнойСтруктурная схема АЛУ может быть преобразованатаким образом, чтобы можно было осуществлять арифметические и логические операции. Для этого нужно вести дополнительный коммутатор, который будет разрывать цепи переноса между разрядами. Подобная схема реализована в микросхеме АЛУи приведена на рисунке 8. Рисунок 8 - Схема арифметико-логического устройства ЗаключениеАрифметико-логические устройства позволяют выбирать выполняемую операцию при помощи кода, подаваемого на специальные выводы микросхемы. Это позволяет программировать устройство для выполнения различных функций. Выпуск такого устройства позволяет обменивать большую скорость выполнения отдельных операций на сложность реализуемого алгоритма. В завершениепроделанной работы были построена электрическая принципиальная схемы устройства.Также составлена таблица кодирования сигналов автомата и структурная таблица переходов.Осуществлена реализация схемы управляющего автомата на микросхемах ТТЛ серии К555, обладающих высоким быстродействием и малым энергопотреблением.Список использованных источниковЦифровые интегральные микросхемы: Справочник/М.И.Богданович и др. –2изд., перераб. и доп.-Мн.:Беларусь, Полымя. 1996.-605с.:ил.https://ru.wikipedia.org/wiki/MISCСамофалов К.Г. и др. Прикладная теория цифровых автоматов. К.: 1987Савельев А.Я. Прикладная теория цифровых автоматов. М.: 1987


1. Цифровые интегральные микросхемы: Справочник/М.И.Богданович и др. –2изд., перераб. и доп.-Мн.:Беларусь, Полымя. 1996.-605с.:ил.
2. https://ru.wikipedia.org/wiki/MISC
3. Самофалов К.Г. и др. Прикладная теория цифровых автоматов. К.: 1987
4. Савельев А.Я. Прикладная теория цифровых автоматов. М.: 1987

Реферат

пояснительная записка ___ страниц., 23 рисунков, 37 таблиц, 23 источника, приложение на ___ листах.

Ключевые слова: ЦИФРОВЫЕ ГЕНЕРАТОРЫ ЗВУКОВЫХ ЧАСТОТ, цифро-АНАЛОГОВОЕ ПРЕОБРАЗОВАНИЕ АНАЛОГО-ЦИФРОВОГО ПРЕОБРАЗОВАНИЯ, ЦИФРОВОЙ ОБРАБОТКИ СИГНАЛОВ, ЦИФРОВОЙ ПРОЦЕССОР ОБРАБОТКИ СИГНАЛОВ, ИНТЕРФЕЙС RS232.

Целью данной работы является проектирование системы измерения электрических параметров каналов звуковой частоты. Система позволяет: генерировать один или многочастотного сигнала в полосе частот 20гц - 20кгц с шагом изменения частоты 1Гц и амплитудой до 2В, измерение уровня сигнала на частоте 1020Гц в диапазоне уровней от -30дБ до 16дБ с погрешностью 0,1 дб (уровень рассчитывается относительно 0,775), измерение частоты монотонального сигнала в диапазоне от 20 гц до 20 кгц с погрешностью 1Гц.

СОДЕРЖАНИЕ

Список сокращений

Введение

1 РАСЧЕТНО-ТЕОРЕТИЧЕСКИЙ РАЗДЕЛ

1.1 Принципы цифровых генераторов звуковых частот

1.2. Разработка структурной схемы метр

1.3 Разработка электрической принципиальной схемы процессорного блока

1.3.1 Разработка состава схемы процессорного блока

1.3.2 Выбор микропроцессора

1.3.3 Выбор ПЗУ и ОЗУ

1.3.4 Выбор дешифратора, счетчика и инвертора

1.3.5 Выбор генератора тактовой частоты

1.3.6 Выбор микросхемы сброса

1.3.7 Выбор микросхемы УСАПП

1.3.8 Выбор преобразователя уровней

1.3.9 Описание электрической принципиальной схемы процессорного блока

1.4 Разработка электрической принципиальной схемы блока формирования и управления

1.4.1 Разработка состава блока формирования и управления

1.4.2 Выбор, ЕСЛИ

1.4.3 Выбор АЦП

1.4.4 Выбор аттенюирующего ЕСЛИ

Счета 1.4.5 Выбор регистра

1.4.6 Выбор операционный усилитель

Параграф 1.4.7 Выбор реле

1.4.8 Расчет параметров элементов ФНЧ, предназначенный для сглаживания внеполосного шума ЦАП

1.4.9 Описание электрической принципиальной схемы блока формирования и управления

1.5 Разработка алгоритма работы измерителя

1.6 Расчет мощности потребляемой устройством

1.7 Расчет надежности измерителя

2 КОНСТРУКТОРСКО-ТЕХНОЛОГИЧЕСКИЙ РАЗДЕЛ

2.1 документации

2.2 Разработка технического задания

2.3 Разработка конструкции блока

2.4 Выбор и обоснование технологии печатной платы, класса точности, размеров, материала, толщины и шага сетки